Witam, jestem w trakcie projektowania testera ADC. Problem jest następujący: port B i E stanowi magistralę, z której odczytywać będę dane podawane przez zewnętrzne przetworniki, tj. AD9244 i MX7821, czyli będę współdzielić linię ISP. Oba przetworniki posiadają aktywne stanem niskim OE, ale będzie je kontrolować Atmega, zatem obawiam się problemów przy programowaniu (przy resecie porty przechodzą w stan high-Z, czyli OE będą pływać, zatem wyjścia przetworników mogą bruździć).
Przeczytałem to:
http://mikrokontrolery.blogspot.com/2011/04/ispwspoldzielenie-pinow_01.html
i zastanawiam się, czy nie byłoby dobrym rozwiązaniem podciągnięcie wejść OE w obu przetwornikach do zasilania? Atmega poradzi sobie ze sprowadzeniem ich w dół przy normalnej pracy, czy będą jakieś problemy?
Uprzedzając pytanie - niespecjalnie mogę użyć innych pinów, bo używam już UARTu, zewnętrznej pamięci, dodatkowo wewnętrznego ADC.
Z góry dzięki za odpowiedzi
Pozdrawiam
Przeczytałem to:
http://mikrokontrolery.blogspot.com/2011/04/ispwspoldzielenie-pinow_01.html
i zastanawiam się, czy nie byłoby dobrym rozwiązaniem podciągnięcie wejść OE w obu przetwornikach do zasilania? Atmega poradzi sobie ze sprowadzeniem ich w dół przy normalnej pracy, czy będą jakieś problemy?
Uprzedzając pytanie - niespecjalnie mogę użyć innych pinów, bo używam już UARTu, zewnętrznej pamięci, dodatkowo wewnętrznego ADC.
Z góry dzięki za odpowiedzi
Pozdrawiam