Elektroda.pl
Elektroda.pl
X
Proszę, dodaj wyjątek www.elektroda.pl do Adblock.
Dzięki temu, że oglądasz reklamy, wspierasz portal i użytkowników.

[SAM4] - "Chaos" w wyprowadzeniach mikrokontrolera.

maniek1818 07 Lut 2013 00:39 1308 1
  • #1 07 Lut 2013 00:39
    maniek1818
    Poziom 22  

    Witam.
    Od dawna chodzi mi po głowie pytanie, czym podyktowane jest takie przyporządkowanie linni I/O w mikrokontrolerach, w tym przypadku ARM. Dlaczego nie wygląda to tak jak na przykład w ATMEGA16.
    [SAM4] - "Chaos" w wyprowadzeniach mikrokontrolera. [SAM4] - "Chaos" w wyprowadzeniach mikrokontrolera.

    0 1
  • #2 07 Lut 2013 05:31
    tymon_x
    Poziom 30  

    Obudowy, większa złożoność, konieczność utrzyma odpowiednich wymagań czasowych. Nie oszukujmy się, przytoczona tu ATMEGA16 to układ prostacki, gdzie można zastosować DIP i lutować nitkami między padami scalaka, a pinami i nic się nie stanie. Nawet bym się nie zdziwił, że linie z core AVR do buforów IO i dalej padów są ręcznie przez konstruktora przeprowadzone.

    W SAM4 pewnie korzystają już z całego procesu automatyzacji. W takich narzędziach do implementacji układów jak Cadence, Synopsis w krzemie są różne narzędzia wspomagające optymalizację, tak żeby uzyskać wymagany slack, im większa częstotliwość i ścieżka krytyczna (układy kombinacyjne, pojemności) tym trudniej. Pewnie puścili przez automat i taki wynik uzyskali i niech się dalej konstruktor embedded martwi :)

    0
  Szukaj w 5mln produktów