Nie możesz znaleźć, bo nie da się bez SS zsynchronizować rozsynchronizowane SPI. Jedyną możliwością ponownej synchronizacji bez SS, byłoby nadawanie jakiejś preambuły, albo automatyczne zerowanie maszyny stanu w razie dłuższej bezczynności magistrali. Problem w tym, że nie słyszałem o układzie, który wykorzystuje pierwszą możliwość i chyba gdzieśtam słyszałem o układach wykorzystujących drugą możliwość. Tyle, że nie są to proste slave'y SPI. A rozsynchronizowanie SS może się pojawić bardzo szybko - np. w czasie power up piny procesora są w stanie wysokiej impedancji i nic nie steruje sygnałem SCK. Czyli działa on jak antena i łapie śmieci - można temu zapobiec wstępnie polaryzując tą linię rezystorem, tyle, że nikt tak nie robi bo i po co skoro jest SS
Stan nadajnika SPI nie ma żadnego znaczenia, procesor nie może wymusić synchronizacji slave inaczej niż przez linię SS. W I2C jest coś takiego jak sygnał startu, ale w SPI nic takiego nie ma - poza warstwą fizyczną protokołu SPI nie definiuje wyższych warstw protokołu.