Elektroda.pl
Elektroda.pl
X
PCBway
Proszę, dodaj wyjątek dla www.elektroda.pl do Adblock.
Dzięki temu, że oglądasz reklamy, wspierasz portal i użytkowników.

POMOCY!Filtr dolnoprzepustowy z regulacją Fgr za pomocą nap.

29 Sty 2007 13:26 2182 20
  • Poziom 10  
    Witam, poszukuję schematu(układu), informacji na temat Filtru dolonoprzepustowego o regulowanej częstotliwości granicznej za pomocą napięcia(z użyciem bloku mnożącego)
    Jestem troche zielony w tych sprawach a temat jest bardzo pilny więc za wszelkie informacje będę bardzo wdzięczny. Z góry dziekuję i pozdrawiam.
  • PCBway
  • VIP Zasłużony dla elektroda
    Przeniosłem z: Schematu/instrukcji…
  • Poziom 10  
    Temat jest nadal aktualny (i to bardzo). Pilnie proszę o pomoc.
  • PCBway
  • Poziom 21  
    Mam cos na AD633 moze byc czy nie

    Dodano po 40 [minuty]:

    Jak bedziesz miał jakies pytania to wal. Jak chcesz obliczenia do tego to nie ma sprawy ale lepiej jak sam cos wykombinujesz. Fgraniczne jest na rysunku podane i wzor na Uw, który wystracza aby to obliczyc. Pozdro
  • Poziom 10  
    Dzieki serdzeczne, jeszcze jakbym mógł prosic o te obliczenia to byloby super bo sam moge sobie nie dac z tym rady. Wydaje mi się, że układ bedzię w porządku ale na 100% upewnie sie po konsultacji. Póki co dziękuje i pozdrawiam.
  • Poziom 21  
    Moge sie spytac do czego Ci to jest potrzebne? Obliczenie tego jest dosyc proste. Powiedz mi czy jestes w stanie policzyc sam filterek RC chodzi mi o stosunek Uwy/Uwej jak nie to napisze obliczenia. Układzik na bank działa da sie to nawet w spice zasymulowac. Przykładowe wartości osiągane z układu dla R=6.8k oraz C=2nF i Ureg=100mV do 10V to fgr=100Hz do 10KHz Pozdro
  • Poziom 21  
    To masz obliczenia ale sam sprobo je wyprowadzić

    Uwazaj troche na operatorze "s" bede jechał:

    Zc(s)=1/sC,Zr(s)=R
    dzielnik napięcia: Uwy=Uw*1/sC/(1/sC+R)=Uw/(1+sRC)
    -> (1) Uwy*(1+sRC)=Uw

    (2) Uw=[Ureg*(Uwej-Uwy)]/10V+Uwy

    Podstawiając jedno w drugie otrzymasz Uwy*(sRC*10V/Ureg+1)=Uwej

    Zatem Ku(s)=Uwy(s)/Uwej(s)=1/(1+sRC*10V/Ureg)

    i dalej za podstawiamy s=jω ("ω" to omega pulsacja ω=2*pi*f)

    i mamy Ku(jω)=1/(1+jω/ωgr)

    ωgr=Ureg/(RC*10V) a fgr=Ureg/(2*pi*RC*10V)

    I tyle
  • Poziom 10  
    Własnie musze to w spice zasymulowac. Ma to byc praca przejsciowa z elektroniki. A jeśli chodzi o te obliczenia, to nie wiem nie próbowałem ale bym się z tym musiał troche namęczyć jako że nigdy tego nie robilem. Dzieki póki co. Zobaczymy co powie na to promotor. W razie jakby miał jakieś uwagi to sie odezwe jeszcze. Jeszcze jakbym mógł mały opis czy coś takiego dostać albo screena ze spice'a to by bylo super...
  • Poziom 10  
    Jeszcze jedno pytanie mam w zwiazku ze spice'em. Nie moge znalezc tego AD633 tam. Moze jakas mala podpowiedz, czy ja żle szukam? Nie bawiłem sie tym za duzo wiec to pewnie moja wina.
  • Poziom 21  
    Masz tu symulacje ze spice'a dla 100mV=Ureg, na wejsciu 1V,R=6.8k,C=2.35nF. Na wykresie masz wzmocnienie Ku w dB. Ja w biliotece miałem AD633J.
    Jak widzisz ladnie sie symuluje. Ja dzialam na spice Microsima jeszcze.
  • Pomocny post
    Poziom 21  
    Poszukaj w google moze znjadziesz biblioteke tego. Jak nie to moze u siebie wygrzebie to. A kliknij "Pomógł" jak uważasz ze Ci pomogłem
    Pozdro
  • Poziom 10  
    Oczywiscie ze Tak Dzieki bardzo.
  • Poziom 21  
    Masz tu jak umiesz w spice-ie tekstowym działac. Lub wrzuc do biblioteki pliki z załącznika ANLG_DEV w zalączniku

    * AD633 Analog Multiplier Macro Model 12/93, Rev. A
    * AAG/PMI
    *
    * Copyright 1993 by Analog Devices, Inc.
    *
    * Refer to "README.DOC" file for License Statement. Use of this model
    * indicates your acceptance with the terms and provisions in the License Statem
    *
    * Node assignments
    * X1
    * | X2
    * | | Y1
    * | | | Y2
    * | | | | VNEG
    * | | | | | Z
    * | | | | | | W
    * | | | | | | | VPOS
    * | | | | | | | |
    .SUBCKT AD633/AD 1 2 3 4 5 6 7 8
    *
    EREF 100 0 POLY(2) 8 0 5 0 (0,0.5,0.5)
    *
    * X-INPUT STAGE & POLE AT 15 MHz
    *
    IBX1 1 0 DC 8E-7
    IBX2 2 0 DC 8E-7
    EOSX 10 1 POLY(1) (16,100) (5E-3,1)
    RX1A 10 11 5E6
    RX1B 11 2 5E6
    *
    GX 100 12 10 2 1E-6
    RX 12 100 1E6
    CX 12 100 1.061E-14
    VX1 8 13 DC 3.05
    DX1 12 13 DX
    VX2 14 5 DC 3.05
    DX2 14 12 DX
    *
    * COMMON-MODE GAIN NETWORK WITH ZERO AT 560 Hz
    *
    ECMX 15 100 11 100 10
    RCMX1 15 16 1E6
    CCMX 15 16 2.8421E-10
    RCMX2 16 100 1
    *
    * Y-INPUT STAGE & POLE AT 15 MHz
    *
    IBY1 3 0 DC 8E-7
    IBY2 4 0 DC 8E-7
    EOSY 20 3 POLY(1) (26,100) (5E-3,1)
    RY1A 20 21 5E6
    RY1B 21 4 5E6
    *
    GY 100 22 20 4 1E-6
    RY 22 100 1E6
    CY 22 100 1.061E-14
    VY1 8 23 DC 3.05
    DY1 22 23 DX
    VY2 24 5 DC 3.05
    DY2 24 22 DX
    *
    * COMMON-MODE GAIN NETWORK WITH ZERO AT 560 Hz
    *
    ECMY 25 100 21 100 10
    RCMY1 25 26 1E6
    CCMY 25 26 2.8421E-10
    RCMY2 26 100 1
    *
    * Z-INPUT STAGE & POLE AT 15 MHz
    *
    IBZ1 7 0 DC 8E-7
    IBZ2 6 0 DC 8E-7
    RZ1 7 6 10E6
    *
    GZ 100 32 7 6 1E-6
    RZ2 32 100 1E6
    CZ 32 100 1.061E-14
    VZ1 8 33 DC 3.05
    DZ1 32 33 DX
    VZ2 34 5 DC 3.05
    DZ2 34 33 DX
    *
    * 50-MHz MULTIPLIER CORE & SUMMER
    *
    GXY 100 40 POLY(2) (12,100) (22,100) (0,0,0,0,0.1E-6)
    RXY 40 100 1E6
    CXY 40 100 3.1831E-15
    *
    * OP AMP INPUT STAGE
    *
    VOOS 59 40 DC 5E-3
    Q1 55 32 60 QX
    Q2 56 59 61 QX
    R1 8 55 3.1831E4
    R2 60 54 3.1313E4
    R3 8 56 3.1831E4
    R4 61 54 3.1313E4
    I1 54 5 1E-4
    *
    * GAIN STAGE & DOMINANT POLE AT 316.23 Hz
    *
    G1 100 62 55 56 3.141637E-5
    R5 62 100 1.0066E8
    C3 62 100 5E-12
    V1 8 63 DC 4.3399
    D1 62 63 DX
    V2 64 5 DC 4.3399
    D2 64 62 DX
    *
    * NEGATIVE ZERO AT 20 MHz
    *
    ENZ 65 100 62 100 1E6
    RNZ1 65 66 1
    FNZ 65 66 VNC -1
    RNZ2 66 100 1E-6
    ENC 67 0 65 66 1
    CNZ 67 68 7.9577E-9
    VNC 68 0 DC 0
    *
    * POLE AT 4 MHz
    *
    G2 100 69 66 100 1E-6
    R6 69 100 1E6
    C2 69 100 3.9789E-14
    *
    * OP AMP OUTPUT STAGE
    *
    FSY 8 5 POLY(2) VZC1 VZC2 (2.8286E-3,1,1)
    RDC 8 5 28E3
    GZC 100 73 72 69 11.623E-3
    VZC1 74 100 DC 0
    DZC1 73 74 DX
    VZC2 100 75 DC 0
    DZC2 75 73 DX
    VSC1 70 72 0.695
    DSC1 69 70 DX
    VSC2 72 71 0.695
    DSC2 71 69 DX
    GO1 72 8 8 69 11.623E-3
    RO1 8 72 86
    GO2 5 72 69 5 11.623E-3
    RO2 72 5 86
    LO 72 7 1E-7
    *
    * MODELS USED
    *
    .MODEL QX NPN(BF=1E4)
    .MODEL DX D(IS=1E-15)
    .ENDS
    *$
  • Poziom 10  
    Kurcze mam jeszcze problem z tym układem. Jako, że za cholere nie mogę znależć biblioteki do spice'a zeby ten układ AD633 był, a żeby go na wzmacniaczach operacyjnych zrealizować to już dla mnei wyższa szkoła jazdy, mam pytanie czy nie można tego układu mnożącego w inny sposób zrealizować tak, żeby go dało sie w miare prosto w zwykłej darmowej wersji spice'a zasymulować? Jeśli ten sposób jest najłatwiejszy to proszę o linka do biblioteki i instrukcji jak jej użyć zeby był gotowy AD633. Z góry dzięki. Pozdrawiam
    ps. sprawa jest bardzo pilna- mam nóż(czyt. nie całkiem przyjemnego Profesora) na gardle :)
  • Pomocny post
    Poziom 21  
    W załaczniku we wczesniejszym poscie masz biblioteke do spice'a.

    Dodano po 2 [godziny] 26 [minuty]:

    Masz pliki CIR-a juz zrobionego (wartosci w nim jak chcesz ustawiasz) tylko go skompilowac, w DAT wykresik z symulacji bo juz to zasymulowalem.
    Reszta nalezy do Ciebie.
    To milej edukacji
  • Poziom 10  
    Ok wszystko by było w porządku gdzyby nie to, że mam jakąś darmową(studencką) wersję spice'a i jak probuje dodać tą bibliotekę to mi wyskakuje błąd, że za dużo jest elementów w tej bibliotece (max liczba to 20) . Jakbyś mógł to wrzuć "okrojoną" wersję te biblioteki pls :D dzieki
  • Pomocny post
    Poziom 21  
    Ni jak nie okroje biblioteki. A se calkiem zapomnialem o tych ograniczeniach. Z muła sciagnij sobie "microsim 8 full.rar" i dzialaj bez ograniczen. Biblioteka jest duza w tym microsimie. Oplaca sie targnac.
    Zobacz CIR-a ktorego wyslalem. Wlacz Run PSpice A/D lub cos do kompilacji nie wiem jak sie u Ciebie to nazywa. Moze skompiluje chyba ze ograniczenie na liczbe wezlow zadziala.
  • Poziom 10  
    Mam pytanie jeszcze jedno jako że nie moge za bardzo sciągnąć tego Microsima ani Orcada bo z DC++ idzie jak krew z nosa. Można ten układ AD633 zrealizować na wzmacniaczach operacyjnych? Jeśli tak to proszę o konkretną propozycję, lub jakiś inny układ na ktorym mogę to zrealizować przy podstawowej(studenckiej) wersji spice'a. Sprawa jest "na wczoraj" więć pilnie proszę o pomoc. Pozdrawiam
  • Pomocny post
    Poziom 21  
    Sprawdz poczte bo dwa maile Ci puscilem a radze zerknac co tam jest, chyba ze nie doszly.
  • Poziom 10  
    Dzięki, juz ściągam.[/i]
  • Poziom 10  
    Ok. Działa temat uważam za zamknięty. Dziękuje za pomoc.