Elektroda.pl
Elektroda.pl
X
TestoTesto
Proszę, dodaj wyjątek dla www.elektroda.pl do Adblock.
Dzięki temu, że oglądasz reklamy, wspierasz portal i użytkowników.

Komparator analogowy i transoptor szczelinowy

01 Maj 2007 10:34 3954 5
  • Poziom 15  
    Witam wszystkich!!

    Mam taki problem, ze musze zrobic układ ktory bedzie zliczal impulsy z obracajacej sie tarczy ktora bedzie umieszczona na wale silnika krokowego. Do tego chce zastosowac transoptor szczelinowy z ktorego bede bral sygnal na komparator analogowy ktory bedzie porownywal napiecie z transoptora z wlasnym (napieciem odniesienia) a z komparatora sygnal bedzie szedl na licznik impulsow... tylko nie wiem jak to rozwiazanie wykonac w rzeczywistosci? ma ktos z Was jakis pomysl, a moze ktos juz takie cos robil. Bede bardzo wdzieczny za wszelka pomoc... pozdrawiam

    PS. Rysunek przedstawia z grubsza koncepcje dioda i tranzystor to ten transoptor szczelinowy.
  • TestoTesto
  • Pomocny post
    Poziom 31  
    W emiterze fototranzystora powinien być opornik do masy,
    a spadek napięcia na tym oporniku emiterowym będzie sygnałem
    wejściowym dla układu kształtującego impulsy dla licznika

    Jako ten układ kształtujący Ty proponujesz komparator z napięciem
    odniesienia, ale zastanów się także nad zastosowaniem bramki TTL
    lub CMOS z wejściem Szmita, co dałoby znormalizowany sygnał
    dla dalszych układów, w tym licznika impulsów

    Nie zapomnij o ewentualnym sterowanym zerowaniu licznika. Oznacza to,
    że w zależności od potrzeby zliczanie może odbywać się "od nowa"
    lub od poprzednio ostatniej wartości. Taki układ wydaje się bardziej
    elastyczny do różnych zastosowań

    To tyle, co mogłem wydumać tak "na gorąco"
  • TestoTesto
  • Poziom 15  
    hm... problem mam taki ze jezeli baza fototranzystora jest oswietlona to spadek na rezystorze wpietym miedzy kolektorem a zasilaniem wynosi 1,1V a jak zasloni baze to spada do 0,5V... mowisz ze jak wpiaplbym opornik w emiter to spadek bedzie sygnalem w standardzie ttl?

    Dodano po 9 [minuty]:

    faktycznie jest lepiej po wprowadzeniu zmian z rezystorem napiecie z 2V (w zaleznosci od napiecia zasilania) spada do 0V... sproboje z ta bramka shmitta... dzieki wielkie za pomoc

    Dodano po 34 [sekundy]:

    a bramka shmitta ma duza rezystancje wejsciowa?
  • Pomocny post
    Poziom 31  
    W Twoim układzie z transoptorem napięcie wyjściowe z opornika,
    czy to kolektorowego, czy to emiterowego raczej nie będzie miało
    parametrów TTL lub CMOS i dlatego bramki Szmita są tzw. układami
    pośredniczącymi między "światem" analogowym, a "światem" TTL/CMOS

    Nie znam parametrów bramek na pamięć, ale opisany układ można
    znaleźć w książkach o zastosowaniach bramek logicznych, co oznaczałoby,
    że wejście Szmita nie obciąża znacznie wyjścia poprzedzającego
    układu tranzystorowego. Ewentualnie można zastosować jeden dodatkowy
    stopień tranzystorowy dla dopasowania napięć i oporności
  • Poziom 15  
    zrobilem z ta bramka shmitta al chyba cos zle bo nadal nie dziala tak jak powinno, schemat pokazuje jak podlaczylem to wszystko , jezeli robie jakis blad to prosze o poprawke :-)
  • Poziom 31  
    Być może układ trzeba uruchamiać "krok po kroku", czy też "ogniwo
    po ogniwie" i ewentualnie wprowadzać poprawki

    Dobrze byłoby uzupełnić rysunek o wskazania logiki sygnałów
    w poszczególnych częściach obwodu, czyli L (low, niski) i opowiadające
    temu stanowi napięcie, H (high, wysoki) i jak poprzednio. Należy przy tym
    ZACHOWAĆ KOLEJNOŚĆ stanów, czyli wartości stanów od wejścia
    do wyjścia, np. na wyjściu transoptora i jednocześnie wejściu inwertera H
    i napięcie, pod spodem L i napięcie i dalej stany w kolejności
    przechodzenia sygnału od jednego do następnego elementu logicznego

    Uzupełnij rysunek o pełne symbole bramek i licznika oraz wartość
    oporności podciągającej wyjście negatora. Przy okazji napisz w jaki
    sposób wymuszasz stany logiczne bez podłączonego transoptora.
    Dołączanie wejść sprawdzanego elementu do masy i plusa zasilania
    oraz pomiar napięć na wyjściach miernikiem od bidy też może być,
    chociaż próbnik stanów logicznych (najlepiej z generatorem pojedynczego
    impulsu) bardzo ułatwia pracę

    Z rysunku wynika, że zastosowałeś bramkę NAND z otwartym kolektorem,
    ponieważ zastosowałeś opornik podciągający do plusa zasilania,
    ale napięcie stanu niskiego na wejściu licznika jest zbyt duże

    Ponadto z rysunku wynikałoby, że obwód wejściowy działa poprawnie,
    ponieważ przysłanianie i zasłanianie transoptora zmienia stan logiczny
    na wyjściu inwertera - popraw mnie jeżeli się mylę. Czyli błąd może być
    w połączeniu bramki z licznikiem

    Jeżeli wszystkie elementy logiczne należą do tej samej rodziny TTL
    lub CMOS, to bramkę tzw. z wyjściem przeciwsobnym możesz
    bezpośrednio połączyć z wejściem licznika - bez opornika (zakładam,
    że licznik to jeden układ scalony)

    Natomiast jeżeli zastosowałeś bramkę z tzw. otwartym kolektorem (open
    collector, OC, open drain - OD dla CMOS), to opornik nie powinien mieć
    dowolnej wartości. Poczytaj nieco o układach logicznych, ale dla jednego
    wejścia obciążającego możesz spróbować zastosować opornik 1-5 kOm

    Niestety, ze względów techniczno-organizacyjnych będę mógł zajrzeć
    na Elektrodę dopiero za tydzień - w sobotę lub niedzielę