Elektroda.pl
Elektroda.pl
X
Proszę, dodaj wyjątek dla www.elektroda.pl do Adblock.
Dzięki temu, że oglądasz reklamy, wspierasz portal i użytkowników.

VHDL CPLD optymalizacja ukladu

19 Cze 2007 18:23 1299 2
  • Poziom 2  
    Witam,
    zlecono mi do optymalizacji (modyfikacje w kodzie programowym)pewien zlozony ulad, z ktorym nigdy nie mialem do czynienia i zadania takiego nei potrafie wykonac. Chcialbym jednak wybrnac z tego i zlecic to komus bardziej dosiwadczonemu.
    Rzecz dotyczy ukladu zbudowanego w oparciu o 2 kosci ATF1508 programowane w VHDL(Kody zrodlowe programow posiadam) procesor sygnalowy DS1005, ktory korzysta z modulatora napisanego w C. Zestaw ten steruje praca 18 tranzystorow IGBT, pracujacych w ukladzie o regulowanej PWM.
    W tej chwili jest ponoc uklad tego przksztaltnika tak zorganizowany, ze komutacja odbywa sie w czterech krokach. Nalezaloby przeprogramowac uklad, by komutacja czesci ukladu odbywala sie w stanie bezporadowym drugiej czesci ukladu(tzw. zero current switch). Uklad zbudowany jest w oparciu o 18 kluczy, z czego 12 pracuje jako prostownik, a 6 jako falownik.
    Dysponuje oczywiscie schematami i dokladniejszymi danymi. To tyle tytyule wstepu, by jedynie zobaczyc, czy zadanie ma szanse.
  • Poziom 17  
    platfroma sprzetowa zostaje ta sama czy ma byc nowa?
  • Poziom 2  
    Zasadniczo powinno pozostac tak , jak jest.
    Plytki pod dwa CPLD sa gotowe, jakos to sie ponoc wszytsko komunikowalo.
    W ostatecznosci te dwa uklady moznaby czyms zastapic.