A/D Clock Period
PIC18FXXXX — 1 μs A/D RC mode
PIC18LFXXXX — 3 μs VDD = 2.0V,A/D RC mode
SDO Data Output Rise Time
PIC18FXXXX — 25 ns
PIC18LFXXXX — 45 ns VDD = 2.0V
SCK Output Rise Time(Master mode)
PIC18FXXXX — 25 ns
PIC18LFXXXX — 45 ns VDD = 2.0V
SDO Data Output Valid after SCKEdge
PIC18FXXXX — 50 ns
PIC18LFXXXX — 100 ns VDD = 2.0V
SDO Data Output Valid after SS ↓Edge
PIC18FXXXX — 50 ns
PIC18LFXXXX — 100 ns VDD = 2.0V
CCPx Output Fall Time
PIC18FXXXX — 25 ns
PIC18LFXXXX — 45 ns VDD = 2.0V
Output Fall Time
PIC18FXXXX — 25 ns
PIC18LFXXXX — 45 ns VDD = 2.0V
Port Output Rise Time
PIC18FXXXX — 10 25 ns
20A PIC18LFXXXX — — 60 ns VDD = 2.0V
Port Output Fall Time
PIC18FXXXX — 10 25 ns
21A PIC18LFXXXX — — 60 ns VDD = 2.0V
Tak. właściwie niczym bo tego i tak nie odczujesz
dochodzi jeszcze pobór prądu (mniejszy przy mniejszym napięciu zasilania)
Dodatkowo przy mikrokontrolerach z serii 18FxxJxx zauważyłem że wersja LF nie uruchamia wbudowanego stabilizatora dla VDDcore. i trzeba doprowadzić zewnętrzne napięcie 2-2,7V na VDDcore. W wersji F wystarczy dołączyć kondensator do pinu VDDcore.